target0
|
22.10.200313:15
jehož plocha se blíží 10cm2...Dva takové procesory, z nichž každý měří 95x95mm
Odpovědět0 0
Ano ano, vim o tom, chybí mi nula... Bude to opraveno po replikaci databáze.
Odpovědět0 0
Roger
|
21.10.200310:27
Jen me tak zaujalo par veci:
Na zacatku pisete, ze cip ma 10 cm2 a 144 MB cache. Z obrazku je patrne, ze procesor ma (minimalne) 40 cm2, coz potvrzuji i dalsi informace ("je velikost jádra 389mm2", "Dva takové procesory, z nichž každý měří 95x95mm" apod.).
Jste si jisti tim, ze SMP je opravdu "simultanni", a ne treba "symetricky"?
Odpovědět0 0
ivan2
|
21.10.200311:31
velikost procesoru je asi 90cm2. Velikost jednoho jadra je 389mm2, tyto jadra jsou na procesoru 4, tedy 1556mm2, dale je na procesoru 4xL3cache, odhadem asi 320mm2, a tedy 1280mm2, tedy vse dohromady asi 2836mm2 (tedy asi 28cm2). Vse ostatni do 90cm2 je keramika s vodici. Kde redakce vzala 10cm2 nevim, nejspis preklep nebo spatne pocty, a je mysleno "blizi se 100cm2").
Jinak je taky nesmysl srovnavat itanium a power5 co do poctu tranzistoru a velikosti. Protoze itanim (450mm2, a pres 400 milionu tranzistoru) je uvadeno vcetne L3cache, kdezto jadro power5 (389mm2, a 276milionu tranzistoru) je bez L3cache. Taky dodam ze samotne jadro (bez L3cache) itania, ma asi jen 25milionu tranzistoru.
Odpovědět0 0
ivan2
|
22.10.200313:58
co se tyce L3 cache, a srovnani power5 a itanium, je tu jeste jeden vyrazny rozdil. L3cache itania pracujici na frekvenci procesoru je totiz typu SRAM, kdezto L3cache na power5 je jen obycejna DRAM (ktera je nekolikanasobne pomalejsi(frekvence sbernice s tim nema co delat, jde o rychlost vybaveni))
Odpovědět0 0